У вас уже есть заявка на текущий период.
Если вы хотите, чтобы данная программа участвовала в розыгрыше гранта в этом месяце, необходимо добавить ее в папку "Интересные мероприятия".
Или создайте заявку на другой период.
04.02.2016 - Уточните расписание у организатора. Возможно он не успел обновить расписание.
Форма обучения:
Очная/дневная
Вид мероприятия:
Семинар
Тип мероприятия:
Открытые
Целевая аудитория
Инженеры
Преподаватель
Михаил Песельник
Анонс программы
Приглашаем Вас на бесплатный семинар, "Проектирование систем на базе ПЛИС в MATLAB и Simulink". На данном семинаре вы узнаете, как инструменты модельно-ориентированного проектирования среды Simulink ускоряют разработку встроенных систем обработки сигналов. Инженер департамента MathWorks Михаил Песельник расскажет об имитационном моделировании, реализации и проверке систем обработки сигналов в реальном времени.
Описание программы
Вы узнаете, как с помощью инструментов MathWorks:
Проводить целочисленное моделирование в среде Simulink
Генерировать HDL код из Simulink, Stateflow и кода MATLAB
Оптимизировать получаемый дизайн по скорости и площади
Осуществлять верификацию HDL посредством ко-симуляции с HDL симуляторами и метода ПЛИС-в-контуре
На демонстрационном примере будет показано, как модель параметрического эквалайзера в Simulink, разработанная в арифметике с плавающей точкой, переводится в арифметику с фиксированной точкой, подготавливается к генерации HDL кода и реализуется на отладочной плате Xilinx SP605. Реализация затем верифицируется с помощью метода ПЛИС-в-контуре.
Для участия в семинаре, предварительно зарегистрируйтесь. Места ограничены.
Вы узнаете, как с помощью инструментов MathWorks:
Проводить целочисленное моделирование в среде Simulink
Генерировать HDL код из Simulink, Stateflow и кода MATLAB
Оптимизировать получаемый дизайн по скорости и площади
Осуществлять верификацию HDL посредством ко-симуляции с HDL симуляторами и метода ПЛИС-в-контуре
На демонстрационном примере будет показано, как модель параметрического эквалайзера в Simulink, разработанная в арифметике с плавающей точкой, переводится в арифметику с фиксированной точкой, подготавливается к генерации HDL кода и реализуется на отладочной плате Xilinx SP605. Реализация затем верифицируется с помощью метода ПЛИС-в-контуре.
Для участия в семинаре, предварительно зарегистрируйтесь. Места ограничены.